基于RISC-V的指令扩展方法及实现装置

AITNT-国内领先的一站式人工智能新闻资讯网站
# 热门搜索 #
基于RISC-V的指令扩展方法及实现装置
申请号:CN202410712529
申请日期:2024-06-04
公开号:CN118276951B
公开日期:2024-08-09
类型:发明专利
摘要
本发明公开了基于RISC‑V的指令扩展方法及高位宽SIMD指令,属于数据信号处理技术领域,定义基于RISC‑V的8×128位加法指令esmaqa.su,定义方法如下:定义指令有写回结果,写回结果通过指令的rd部分索引;定义指令需读取操作数序列1,操作数序列1通过指令的rs1部分索引;定义指令需读取操作数序列2,操作数序列2通过指令的rs2部分索引;定义写回结果为1个128位有符号整形数;定义操作数序列1为16个顺序排列的8位有符号整形数;定义操作数序列2为16个顺序排列的8位无符号整形数。本发明能够提升单次运算位宽,从而提升RISC‑V嵌入式芯片的计算速度,降低计算功耗。
技术关键词
指令扩展方法 机器可读程序 符号 数据信号处理技术 序列 索引 定义方法 嵌入式芯片 处理器 译码单元 计算机 内存 存储器 介质 功耗