摘要
本实用新型属于电路技术领域,公开了一种驱动硬件互锁电路,端口PFC_DRI_H连接电阻R0的一端,电阻R0的另一端连接二极管D1的负端和电阻R1的一端,二极管D1的正端连接电阻R1的另一端、电阻R4的一端和三极管Q1的基极,三极管Q1的集电极连接驱动芯片U1的引脚3和电阻R3的一端,电阻R3的另一端连接电容C5的一端,驱动芯片U1的引脚1连接端口VCP、电阻R2的一端和电容C2的一端。本实用新型的有益效果:可以两路驱动互锁避免驱动的MOS同开,让产品不会因同开而坏机,同时引入RC串联迟滞电路做驱动的开通迟滞控制,避免驱动同开,满足电源的驱动硬件互锁应用。