一种基于多核异构架构的芯片设计方法、系统、装置及介质
申请号:CN202510350214
申请日期:2025-03-24
公开号:CN120278090A
公开日期:2025-07-08
类型:发明专利
摘要
本发明公开了一种基于多核异构架构的芯片设计方法、系统、装置及介质,方法包括:根据目标应用场景确定异构计算核心的类型和数量并配置任务调度单元;采用混合型拓扑结构设计异构计算核心的片上互连结构,通过硬件仿真对动态任务调度策略和片上互连结构进行验证和调整;根据能效优化目标配置电源管理单元,电源管理单元用于对异构计算核心的工作状态进行控制;在硅后验证阶段采集异构计算核心的运行数据,根据运行数据生成固件更新方案,根据固件更新方案进行固件更新。本发明通过优化多核异构架构下的芯片设计流程,提高了芯片的性能、能效比和可靠性,可广泛应用于芯片设计技术领域。
技术关键词
芯片设计方法
任务调度策略
固件更新
电源管理单元
互连结构
混合型拓扑结构
核心
异构
资源分配信息
时钟门控电路
动态
芯片设计系统
片上网络设计
数据
加速器
芯片设计技术
能效
场景