一种多FPGA全局时钟同步装置及方法

AITNT-国内领先的一站式人工智能新闻资讯网站
# 热门搜索 #
一种多FPGA全局时钟同步装置及方法
申请号:CN202510543689
申请日期:2025-04-28
公开号:CN120474526A
公开日期:2025-08-12
类型:发明专利
摘要
本申请涉及集成电路技术领域,公开一种多FPGA全局时钟同步装置及方法,包括板间时钟同步电路和板内时钟同步电路;板间时钟同步电路包括板间时钟扩展电路和板间反馈时钟线路,板间时钟扩展电路的输入端连接外部时钟和晶振信号,板间反馈时钟线路连接于板间时钟扩展电路的输出端与输入端之间;板内时钟同步电路包括板内时钟扩展电路和板内反馈时钟线路,板内时钟扩展电路的输入端连接板间时钟同步电路输出的时钟信号,板内反馈时钟线路连接于板内时钟扩展电路的输出端与输入端之间,板内时钟扩展电路输出端连接内部逻辑模块。本发明通过板间/内时钟扩展电路与动态反馈补偿机制,消除板级与板间的时钟偏差,支持大规模原型验证系统的时钟同步。
技术关键词
时钟扩展电路 时钟同步电路 时钟管理器 全局时钟 FPGA芯片 同步装置 线路 反馈时钟信号 逻辑模块 输入端 输入缓冲器 输出缓冲器 原型验证系统 同步方法 主机端 集成电路技术 输出端