摘要
本申请公开了一种时钟树综合方法及相关设备,包括:将需要从时钟源接收时钟信号的多个时序单元划分到不同层级的聚类簇中,其中,同一层级的各聚类簇的负载电容均衡;按照从所述时钟源开始的聚类簇的层级顺序,将每个聚类簇作为时钟树的一个节点,递归构建所述时钟树,并在每个节点的位置插入目标缓冲器,用于驱动对应节点;对构建得到的时钟树的延迟和偏移进行分析,得到分析结果;若所述分析结果指示所述时钟树的延迟和偏移未满足预设约束条件,则对所述时钟树进行调整,直至调整后的时钟树的延迟和偏移满足所述预设约束条件。本申请实施例的技术方案能够有效降低功耗和偏移,提升计算效率与设计可靠性,适用于先进工艺下高性能芯片设计。