一种低功耗ATPG方法、装置、芯片、芯片模组和终端设备
申请号:CN202511311767
申请日期:2025-09-15
公开号:CN120874715B
公开日期:2025-12-02
类型:发明专利
摘要
本发明公开一种低功耗ATPG方法、装置、芯片、芯片模组和终端设备,其低功耗ATPG方法为在不改变功能路径的前提下,对扫描链数据通路进行最小化的反相器插入/删除,使得在Shift‑0向量加载后,最大化关闭芯片内部集成时钟门控器,从而显著降低捕获翻转率与移位翻转率。该方法在不影响功能路径时序的前提下只修改扫描链数据结构,具有硬件开销极小、功耗显著降低、向量数量减少、自动化程度高的优势,可广泛应用于各类芯片、芯片模组、终端及基站等产品的低功耗测试流程中。
技术关键词
集成时钟门控器
低功耗
芯片模组
反相器
脚本
列表
扫描链结构
终端设备
时序
基站设备
输入端
数据
可读存储介质
报告
物理
电路