摘要
本发明公开了一种数字芯片后端设计的流程控制方法、装置、设备及介质,涉及数字集成电路设计技术领域,该方法包括:对获取的各数字后端设计文件进行解析,获取参数信息;根据参数信息,从基础规则集中的静态规则中匹配筛选目标静态规则;根据目标静态规则,生成基础流程顺序;将基础流程顺序作为目标流程顺序,并利用电子设计自动化工具执行目标流程顺序,获取目标流程顺序的执行结果;根据监测得到的设计状态信息,从动态规划集中的动态规则中匹配筛选目标动态规则,并根据目标动态规则对目标流程顺序进行调整;本发明能够动态调整流程顺序,实现了支持多目标联合优化的闭环反馈调控体系,提高了数字芯片后端设计的流程的合理性。