摘要
本公开提供了一种数据处理方法、设备、电子设备、存储介质及程序产品,涉及芯片设计技术领域,所述方法包括:基于现场可编程门阵列对应的全局时钟缓冲器对输入有效信号进行缓冲,得到第一信号,使数据处理装置的各模块基于第一信号在第一时间区间内启动;基于数据分组模块和消息填充模块对待处理数据进行处理,得到第一数据,将第一数据传输至迭代计算模块;基于迭代计算模块中第一函数包括的各个子函数对第一数据进行迭代运算处理,得到待处理数据对应的输出结果。如此,通过全局时钟缓冲器对输入有效信号的路径进行优化,使其快速传输至数据处理装置的各模块,降低布线拥塞,优化时序路径,提升运行频率和运算性能。